GIDC-C密码算法芯片的研制与开发
2003-08-30分类号:TN492
【部门】中国农业大学信息与电气工程学院 北京100083
【摘要】GIDC C密码算法芯片适用于计算机网络安全领域 ,该芯片采用超大规模集成电路工艺 ,是集CPU、加解密运算部件、存储器等为一体的SOC芯片。采用了自顶向下的设计方法 ,重点讨论了芯片的总体实现方案及CPU ,RSA ,DES等模块的内部结构 ,分析了功耗、可靠性、仿真等设计难点及解决办法。仿真和物理验证的结果表明 ,所设计的电路工作正常 ,运行稳定可靠。 10 2 4bit的RSA加 /解密速率为 5次·s-1,DES加 /解密速率达 2Mbit·s-1,达到了设计的要求。
【关键词】CPU SOC 加密
【基金】国家 8 6 3计划项目 (2 0 0 1AA14 10 30 )资助
【所属期刊栏目】中国农业大学学报
文献传递