基于Knowm忆阻器的2线-9线译码器在FPGA中的设计与实现
2022-02-28分类号:TN60;TN791
【部门】杭州电子科技大学电子信息学院国家级电工电子实验教学示范中心
【摘要】在教学中引入“基于忆阻器的三值数字逻辑电路设计”实验项目,成功地将数字电路、EDA技术与新兴的忆阻器技术相融合。建立和设计了Knowm忆阻器的SPICE模型和FPGA模型,在此基础上,利用前期设计成功的基于忆阻三值数字逻辑电路实现的1线-3线译码器电路,进一步设计了基于三值数字逻辑电路的2线-9线译码器,并对其有效性进行了验证。最后,在FPGA中设计了通过二输入信号点亮9个LED灯的实验,有效验证了2线-9线译码器,提高了传统3线-8线译码器的运行效率,节省集成电路面积,提高电路集成度。
【关键词】忆阻器 三值数字逻辑电路 1线-3线译码器 2线-9线译码器
【基金】浙江省国家自然科学基金(LY18F010012);; 国家自然科学基金(61871429);; 杭州电子科技大学研究生核心课程建设项目(JXGG2019ZD005)
【所属期刊栏目】实验技术与管理
文献传递